就业信息网账号登录×
 
 
 
ValidateCode
登录

提示: 如在求职中遇到对方通过短信、微信、邮件等方式要求支付报名费、考试费等费用,请大家务必谨慎分辨,以防被骗!

    苏州睿芯集成电路科技有限公司 返回单位信息页面
    行业:科学研究 性质:企业 城市:苏州市
    职位信息
  • 2022 9 8 Sep
  • 各类工程师 本信息已被浏览43
  • 职位类型: 全职
  • 招聘人数: 24
  • 职位详情:
    软件架构验证部
    2.系统架构
    职位描述:
    We are seeking SoC IP verification and validation engineers to develop the next generation of high-performance RISC-V CPUs. Individuals in this team will be involved in the process of silicon design validation, develop IP verification testbench, IP drivers as long as protocol stacks to verify/validate silicon designs. In this team, individuals work closely with silicon design team, deliver early driver/modeling software availability (including community availability) to the design team, and participate to use the software to define/validate silicon behavior, and improve silicon performance.
    任职要求:
    1、电子、通信、计算机等相关专业本科及以上学历;
    2、熟悉 RISC和CPU 架构
    3、熟悉C/Assemblies, and HDL.
    4、熟悉system Verilog, DPI-C, and UVM.
    -----------------------------------------------------------------------
    1.系统验证
    岗位职责:
    We are seeking CPU verification/validation engineers to develop the next generation of high-performance RISC-V CPUs. Individuals in this team will be involved in the process of silicon design verification/validation, develop CPU IP drivers to verify/validate silicon designs. In this team, individuals work closely with silicon design team, deliver early driver/modeling software availability (including community availability) to the design team, and participate to use the software to define/verify/validate silicon behavior, and improve silicon performance.
    任职要求:
    1、电子、通信、计算机等相关专业本科及以上学历;
    2、熟悉 RISC和CPU 架构
    3、熟悉C/Assemblies, and HDL.
    4、熟悉system Verilog, DPI-C, and UVM.

    3.软件开发
    岗位职责:
    We are seeking SoC BSP and Linux kernel engineers to develop the next generation of high-performance RISC-V CPUs. Individuals in this team will be involved in the process of silicon design validation, develop BSP drivers, RISC-V simulators, OS kernels as long as protocol stacks to verify/validate silicon designs. In this team, individuals work closely with silicon design team, deliver early driver/modeling software availability (including community availability) to the design team, and participate to use the software to define/validate silicon behavior, and improve silicon performance.
    任职要求:
    1、本科及以上学历,计算机、软件、通信、控制工程等相关专业;
    2、热爱软件编程,熟练掌握Spring、Struts、MyBatis等主流框架;C/C++, Java 等编程语言软件开发、有良好的编程习惯。
    3、熟悉Linux平台下常用命令操作、环境部署;了解算法如
    (CNN/RNN/LSTM等);
    4、强烈的事业心和责任心,积极进取的自我驱动能力。
    5、适应团队协作,良好的沟通能力,出色的开发效率,较强的责任心及团队合作精神,能够承担工作压力。

    DFT工程师       
    工作职责:
    1.负责Module和soc层次的dft实现,包括Scan、Boundary Scan、MBIST以及IP test等;
    2.负责检查测试覆盖率,编写DFT相关的时序约束,配合后端调整DFT策略,以及ATE测试,debug等相关工作;
    岗位要求:
    1、有芯片设计经验,熟练掌握Verilog等设计语言,熟悉DFT设计的相关结构。
    2、精通DFT设计工具,例如Tessent,Testkompress/fastscan, Tetra max等;
    3、熟悉脚本语言,有较好的脚本编写能力。例如:perl,tcl,makefile等;
    4、了解DFT相关的仿真验证。包括前仿后仿。能够熟练使用仿真相关工具,例如:VCS, ncsim, Verdi等;
    5、了解DFT相关时序约束的优先,包括编写SDC,分析DFT相关的时序报告等;
    综合实现工程师
    工作职责:
    -协助模块/Top级的综合、一致性检查、低功耗检查、STA等实现流程;
    -编写和维护实现流程中的SDC等输入文件;
    -实现流程中的PPA分析和优化;
    -跟后端沟通迭代,确保流片质量。
    任职资格:
    -本科及以上学历,电子,通信,计算机等相关专业
    -理解IC实现流程,熟练掌握DC、Formality、PT等EDA工具;
    -熟练使用Python/Perl/Tcl/Shell等脚本语言中的一种或以上 ;
    -有主动学习和快速解决问题的能力,有良好的团队协作和流程沟通的能力;
    SOC设计部
    SOC设计工程师
    职责描述:
    1.    模块需求分析,完成模块级的设计文档;
    2.    模块的数字逻辑设计;评估模块的性能、面积和功耗;
    3.    制订模块的单元验证方案与计划,完成模块级的验证,编写验证报告;
    4.    使用Spyglass完成模块的Quality Check(lint/CDC);
    5.    配合集成工程师完成代码集成,包括但不限于:时钟/复位设计,中断连接,低功耗设计;
    6.    支持综合/DFT/后端的工作;
    7.    编写用户手册;
    任职要求:
    1. 硕士及以上学历,通信或电子信息相关专业
    2. 熟悉Verilog,有项目开发经验者优先
    3、有良好的英语阅读能力,能够阅读英文技术资料;
    4、细致、稳重,应具有一定的组织能力、团结能力和协作协调能力有良好的学习能力和沟通能力;
    处理器结构组
    算法移植优化
    工作职责:
    1. 理解和重构公司现有核心算法,并移植到嵌入式平台;
    2. 根据平台相关特性对算法进行性能优化;
    3. 协助算法人员对人工智能算法进行优化,如定点化训练、模型压缩等相关工作。
    任职资格:
    1、本科及以上学历,软件工程、计算机科学与技术、自动化相关专业;有体计算机系结构基础优先考虑;
    2. 熟悉Linux下C/C++编程,有开发经验者优先;
    3. 有优化技术者优先,如指令优化、访存优化、定点运算、流水线设计等手段;
    编辑器开发
    职责描述:

    1. 负责自研处理器的编译器开发、测试、维护;
    2. 编程模型的设计和优化;
    3. 深入研究编译器新的代码优化与变换技术;
    任职要求:
    1. 计算机相关专业,硕士以上学历,熟练掌握编译原理知识、计算机体系结构。
    2. 熟练使用Linux,Git,GDB;熟练使用make/cmake;
    3. 较强的C/C++开发能力,有丰富的问题分析定位与调试经验;
    4. 熟悉业界至少1个主流的编译器的设计与开发,如LLVM/GCC等。熟悉编译器前端Pass设计尤佳;
    5. 有较强的表达和沟通能力,良好的团队合作精神和顽强拼搏的精神。
    IC验证
    工作职责
    -根据设计规格,提取功能点和测试点,设计和编写测试用例,完成验证计划编写
    -搭建系统级或者SoC验证环境,执行验证计划,收集并分析覆盖率,完成验证报告编写
    -协助软、硬件设计人员开展软、硬件相关调试工作
    -参与芯片研发全周期的验证工作

    任职要求
    -硕士学历,计算相关机科学与技术、微电子相关专业
    -熟练使用数字设计验证语言System Verilog
    -精通UVM 验证方法学
    -了解C++等编程语言
    -熟悉常用脚本语言(CShell、perl或tcl等)
    后端
    物理实现工程师
    职位描述
    对top/block级P&R实现,包括floorplan,clock & power distribution,timing closure,physical & electrical verification方面有较深理解
    职位要求
    1. 本科及以上学历微电子,电子信息工程,电子电路、软件,互联网,计算机等相关专业
    2. 掌握一些脚本语言,比如tcl/perl/python/shelld等语言
    3. 具有自主学习和创新能力,擅于编写脚本

    封装设计部
    封装设计工程师
    岗位职责
    1. 负责封装/系统级别信号完整性、电源完整性仿真并提供布线优化建议
    2. 分析高速IO、芯片封装、板级互联的电气特性和电源供电系统特性
    3. 和封装工程师co-work确定信号完整性、电源完整性相关规格
    4. 和芯片验证工程师co-work解决系统级信号完整性、电源完整性问题
    5. 对照测试和仿真结果以解决实际问题
    职位要求
    1. 电子、计算机或相关专业硕士或本科
    2. 2年以上亲自参与信号完整性、电源完整性仿真的经验
    3. 熟悉信号完整性、电源完整性理论知识和x86 或ARM架构,了解各种高速接口
    4. 了解PCB原理图和layout,了解封装基本知识
    5. 熟练操作万用表、示波器等实验室测量仪器者优先
    6. 具有较好自我驱动、快速学习能力,善于沟通和团队合作
    板卡设计部
    硬件工程师
    岗位职责
    1. 负责项目硬件原理图和PCB设计;
    2. 电子元器件选型、硬件电路调试、测试;
    3. 为客户提供完善的硬件解决方案;
    4. 负责指导初级工程师设计工作;
    5. 技术文件和工艺文件输出;
    6. 实验指导和生产指导;
    7.协助硬件工程师进行原理图、PCB Layout设计。
    任职要求
    1. 大学本科及以上学历,电子、通信、计算机、自动化等相关专业;
    2. 精通数电模电原理,微机原理等专业技术基础课程,动手能力强,具有电子设计竞赛获电子实际项目经验者优先;


     
  • 应聘联系信息:
其他职位
单位名称
职位名称